- トップ
- 検索結果
記事検索結果
16件中、1ページ目 1〜16件を表示しています。 (検索にかかった時間:0.003秒)
CMOSは20ナノメートル台(ナノは10億分の1)世代までの平面型から現行の立体型FinFETと構造が変遷してきた。
FinFETは3ナノメートルプロセスで微細化の限界を迎えると見て、IBMは2021年、ナノシート技術による2ナノメートルのチップを世界で初めて開発。
宇宙航空研究開発機構(JAXA)では、宇宙空間において限られたエネルギー資源を効率良く利用するため、電力の供給や制御が可能なパワーデバイスや、電力の供給がなくても記憶を保持することがで...
情報の流通量が急増する中、メモリー各社では積層構造にして記憶容量を高める3次元(3D)NAND型フラッシュメモリーや立体構造トランジスタ(FinFET)の需要が活性化。
「3次元(3D)構造のNAND型フラッシュメモリーや立体構造トランジスタ(FinFET)をけん引役に、材料ガスも3000億円程度の伸びを見込んでいる。
同コンソーシアムが線幅7ナノメートルのテストチップまで採用してきたフィン型の電界効果トランジスタ(FinFET=フィンフェット)構造に代わり、IBMが10年以上かけて研究してき...
先端半導体では2018年4―6月期に回路線幅7ナノメートル(ナノは10億分の1)の立体構造トランジスタ(FinFET)を投入する。
韓国のサムスン電子は23日、3次元構造のFinFET(フィンフェット)で世界初の10ナノメートル(ナノは10億分の1)プロセス技術を採用したマイクロプロセッサーを開発し...
今回、多結晶シリコンのFinFETを使い、ICの指紋を発生させる回路をチップの中に作る技術を開発した。
FinFETと呼ばれる立体素子で、今回新たに金属ゲート電極材料の物性にバラつきが存在することを発見した。これを解決するため、従来のフィン構造に、電流駆動力を調整する端子を加えた4端子型のFinFETを...
東芝と米IBM、米AMDの3社は17日、フィン型の立体構造トランジスタ(FinFET)を使って、世界最小面積のSRAMのセル(最小構成要素)を共同で開発したと発表した。...
東芝は18日、32ナノメートル世代(ナノは10億分の1)以降のLSIに向け、次世代の素子構造として期待される立体構造トランジスタ(FinFET)の消費電力を3分の1以下...